跳到主要内容

Xilinx FPGA上的6,000 risc-v核心突破了CoreScore世界纪录

Xilinx渲染
高端Xilinx Virtex UltraScale + VCU128 FPGA用于实现CoreScore记录。 (图片信用:Xilinx)

RISC-V核心的最佳安排的新世界纪录(由)CoreScore基准)通过配对6,000 RISC-V Serves和Xilinx最强大的FPGA设计之一,VCU128板。基准模拟单件芯片上可以部署多少款核心,Xilinx的Virtex UltraScale + VCU128 FPGA可以适合多达6,000个顾客核心通过其内部重新配置。以前的记录持有者共有5,087个核心托管在Xilinx的VCU118上。

FPGA(现场可编程门阵列)是异乎寻常的硬件,因为它们具有很少的固定功能元素。相反,它们是在飞行(或在现场)上的可编程,模拟由程序员定义的晶体管布置。这基本上允许FPGA是我们必须最接近的自适应处理电子设备,根据手头的工作量改变到时刻的时刻(这是简化的解释)。

“当您拥有屡获殊荣的服务时,您有什么会做的,这是世界上最小的RISC-V CPU?”询问Olof inngren,Service Core和CoreScore基准的设计师。“嗯,除了其他事情之外,我们当然想看看你可以适合各种设备的多少服务核心。这就是CoreScore所在的。并且在当前30个董事会的列表之上,我们现在可以找到Sylvain Lefebvre和他的Xilinx VCU128董事会适合6000份型核心。“

这些核心不是你通常在你的身上找到的东西最佳CPU用于游戏来自英特尔或AMD;他们被剥离,鞍部位串行工作单位包括尽可能少的外来功能。该方法最小化每个核心占据的总模芯空间。该设计通过工作负载并行化实现性能,而不是从每个核心的明显处理Grunt。

“我们正在接近最大值,”Lefebvre说他的6,000核心记录,“带有98.5%的LUT [查找表](和100%BRAM [BLOCK RAM])利用的VCU128 FPGA。这是与OLOF善良合作的乐趣在此,它是我们Xilinx VCU128怪物的完美介绍。“

暂时没有评论 论坛评论